アナログ回路/レイアウトエンジニア

業務概要

大規模LSIのアナログ回路設計およびレイアウト設計において、
設計の中核として、技術判断・設計推進を担っていただきます。


業務内容

大規模LSIにおけるアナログブロック回路の設計方針策定および実設計
アナログブロックのレイアウト設計・最適化
LSI全体を見据えたTOPレベル設計、フロアプラン検討
TOPレベルでのレイアウト設計および技術的な設計取りまとめ
テープアウトに向けた設計・検証

求める経験・スキル

IC回路設計、アナログ回路設計、またはレイアウト設計の実務経験(3年以上)
アナログブロック設計を主担当として完遂した経験
設計仕様策定や技術的意思決定を担った経験
Linux環境での設計業務およびコマンド操作
設計仕様書・検証資料などの技術ドキュメント作成スキル

歓迎する経験・スキル

RF回路設計の実務経験
先端プロセスノードでのレイアウト設計経験
SPICE/Spectreを用いた回路シミュレーション経験
Virtuoso/Calibreを用いたレイアウト設計、DRC/LVS対応経験
LSI TOP設計や設計全体の技術的リード経験
テープアウト完了までを担当した経験

待遇・給与

【雇用形態】

 正社員

【就業時間】

 標準時間    

 9:00~18:00(実働:8時間/休憩1時間)

 フレックスタイム 

   出社6:00~10:00/退社15:00~21:00
 ※配属先プロジェクトによっては常駐する客先の就業時間に従います。

 残業       

 有(残業月平均時間:10~20時間)

 休日 

 年間休日120日
 土曜日、日曜日、祝日、夏季休暇、年末年始

【試用期間】

 有

【期間】

 3カ月

【勤務地】

 ※配属先プロジェクトにより決定します。

【社会保険】

 雇用保険
 労災保険
 健康保険
 厚生年金保険

【定年】

 60歳

【再雇用】

 有 65歳応募資格

*各採用への応募、及び内容の問い合わせにつきましては、お問い合わせフォームからご連絡ください。

デジタルミドル・バックエンドエンジニア

(技術専任リード/マネジメントなし)

業務概要】

大規模LSIにおけるデジタルミドル・バックエンド設計を担当し、
技術専任リードとして設計品質・性能・収束を技術面から支えるポジションです。

【業務内容】

論理合成および設計フローの最適化
DFT設計および検証対応
等価性検証(LEC)
タイミング設計、STAおよびタイミング収束
配置配線(P&R)および物理最適化
物理検証(DRC/LVS 等)
PI/SI検証および対策検討
テープアウトに向けた設計・検証フローの技術的リード

【求める経験・スキル

LSIまたはFPGAにおける物理設計の実務経験(3年以上)
EDAツールを用いた論理合成、タイミング検証の実務経験
設計仕様書・検証レポート等の技術ドキュメント作成スキル
Linux環境での設計業務およびコマンド操作

歓迎する経験・スキル】

EDAツールを用いた物理設計・物理検証の実務経験
最先端プロセスノードでのIC設計経験
ASIC設計の一連のフローを担当した経験
低消費電力設計(電源設計、UPF 等)の経験
階層設計による大規模デザインの設計・収束経験

待遇・給与

【雇用形態】

 正社員

【就業時間】

 標準時間     

 9:00~18:00(実働:8時間/休憩1時間)

 フレックスタイム 

 出社6:00~10:00/退社15:00~21:00
 ※配属先プロジェクトによっては常駐する客先の就業時間に従います。

 残業        

 有(残業月平均時間:10~20時間)

 休日     

 年間休日120日
 土曜日、日曜日、祝日、夏季休暇、年末年始

【試用期間】

 有

【期間】

 3カ月

【勤務地】

 ※配属先プロジェクトにより決定します。

【社会保険】

 雇用保険
 労災保険
 健康保険
 厚生年金保険

【定年】

 60歳

【再雇用】

 有 65歳応募資格

‍*各採用への応募、及び内容の問い合わせにつきましては、お問い合わせフォームからご連絡ください。

ディジタル回路エンジニア

業務内容

LSIのディジタル回路設計・検証

《具体的には》

・機能仕様書から実装仕様書の作成
・RTL論理設計 (Verilog-HDL, System-Verilogコーディング)
・機能検証、システム検証
・検証仕様書から検証環境の作成

<このような経験をお持ちの方を歓迎致します>
・EDAツールを使用した設計、検証経験
    ・DesignCompiler, TetraMAX, VCS
    ・Genus (RTL Compiler), Modus (Encounter Test), Xcelium (Incisive)
・ASIC設計の経験
・各種IPの仕様、規格の理解、実務経験

応募資格

【必須要件】

・LSI/FPGAの論理設計、若しくは論理検証の経験 (3年以上)
・Microsoft Office (PowerPoint, Excel, Word)を用いたドキュメント作成
・Microsoft Teams, Google meet, zoom, Webexなどを用いてたチーム連携開発
・Linuxのコマンド操作

【歓迎要件】

・SystemVerilogを用いての開発
・高位合成

待遇・給与

【雇用形態】

 正社員

【就業時間】

 標準時間    

 9:00~18:00(実働:8時間/休憩1時間)

 フレックスタイム 

   出社6:00~10:00/退社15:00~21:00
 ※配属先プロジェクトによっては常駐する客先の就業時間に従います。

残業       

 有(残業月平均時間:10~20時間)

休日 

 年間休日120日
 土曜日、日曜日、祝日、夏季休暇、年末年始

【試用期間】

 有

【期間】

 3カ月

【勤務地】

 ※配属先プロジェクトにより決定します。

【社会保険】

 雇用保険
 労災保険
 健康保険
 厚生年金保険

【定年】

 60歳

【再雇用】

 有 65歳応募資格